专利摘要:
本發明提供一種連接模組,用於耦接一主端裝置之輸出端至一外接式儲存裝置,該連接模組包括一第一輸入端、一第二輸入端、一電源端與一輸出端。第一輸入端用於耦接至主端裝置之一第一輸出端,第二輸入端用於耦接至主端裝置之一第二輸出端,電源端用於致動連接模組,而輸出端用於耦接至外接式儲存裝置。當連接模組之第一輸入端與第二輸入端分別耦接至主端裝置之第一輸出端與第二輸出端,且當連接模組之輸出端耦接至外接式儲存裝置時,該輸出端將主端裝置提供之電源輸出至外接式儲存裝置。
公开号:TW201305802A
申请号:TW101124875
申请日:2012-07-10
公开日:2013-02-01
发明作者:Chao-Feng Chueh;Pei-Yu Huang;Li-En Chao
申请人:Transcend Information Inc;
IPC主号:G06F1-00
专利说明:
連接模組用於耦接主端裝置之輸出端至外接式儲存裝置及其耦接方法
本發明關於一種連接模組,且尤其關於一種用於耦接一主端裝置之輸出端至一外接式儲存裝置之連接模組。
傳統的外接式儲存裝置(像是外接式硬碟)通常透過USB埠供電,例如2.5吋硬碟大約需要至少500毫安培(mA)以啟動,而某些硬碟或許需要高達600~800mA以啟動。然而,單一USB埠能提供之電源是有限度的。例如,單一USB埠之電源限度是用「單位負載」來測量的,針對USB2.0是100mA,而針對USB3.0是150mA,當沒有其它裝置連結時,單一USB埠對USB2.0最大能提供5個單位負載,而對USB3.0最大能提供6個單位負載。換句話說,單一USB2.0埠能供應之最大電流大約是500mA,而單一USB3.0埠能供應之最大電流大約是900mA。
因此,當外接式儲存裝置耦接至單一USB埠時,USB埠所提供之電源可能不足以致動外接式儲存裝置,而供應不足之電源可能對裝置造成損害。當USB埠所提供之電源大約等同致動外接式儲存裝置所需之電源時,裝置可能會頻繁地開啟與關閉,歸因於USB埠所提供之電源在最低閥值電壓附近波動。於是,外接式儲存裝置容易因突然關閉或頻繁開關而受損。
傳統的解決方法是利用一Y型纜線,從兩個USB埠供應電源予外接式儲存裝置。當利用Y型纜線將外接式儲存裝置耦接至USB埠時,使用者通常將Y型纜線之第一端耦接至一USB埠,接著將Y型纜線之第二端耦接至另一USB埠。然而,當使用者插入Y型纜線之第一端後並在插入第二端之前,外接式儲存裝置可能被供應著不足的電源並操作在其啟動所需之最低閥值電壓附近,因此可能損害外接式儲存裝置。
根據本發明之一實施例揭露一種連接模組,用於耦接一主端裝置之輸出端至一外接式儲存裝置,該連接模組包括一第一輸入端、一第二輸入端、一電源端與一輸出端。第一輸入端用於耦接至主端裝置之一第一輸出端,第二輸入端用於耦接至主端裝置之一第二輸出端,電源端用於致動連接模組,而輸出端用於耦接至外接式儲存裝置。當連接模組之第一輸入端與第二輸入端分別耦接至主端裝置之第一輸出端與第二輸出端,且當連接模組之輸出端耦接至外接式儲存裝置時,該輸出端將主端裝置提供之電源輸出至外接式儲存裝置。
根據本發明之另一實施例揭露一種外接式儲存裝置,包括一連接模組與一儲存模組。連接模組包括一輸出端與複數個輸入端,該複數個輸入端用於對應耦接至一主端裝置之複數個輸出端。儲存模組耦接至連接模組之輸出端並包括複數個儲存元件,當連接模組之該複數個輸入端之中至少兩個對應耦接至主端裝置時,該複數個儲存元件將從主端裝置接收電源。
根據本發明之另一實施例揭露一種耦接一主端裝置至一外接式儲存裝置之方法,包括:提供一連接模組,包括複數個輸入端與一輸出端,該複數個輸入端用於耦接至主端裝置,該輸出端用於耦接至外接式儲存裝置;將連接模組分別與主端裝置和外接式儲存裝置耦接;偵測連接模組之該複數個輸入端之中是否有複數個預定數目之輸入端已對應耦接至主端裝置;以及當偵測到該複數個預定數目之輸入端已對應耦接至主端裝置時,則將主端裝置提供之電源透過連接模組輸出至外接式儲存裝置。
為讓本發明之上述和其他目的、特徵和優點能更明顯易懂,下文特舉較佳實施例,並配合所附圖式,作詳細說明如下。
請參閱圖一,其繪示根據本發明之第一實施例之連接模組10之示意圖。連接模組10包括第一輸入端1、第二輸入端2、電源端P與輸出端3。第一輸入端1與第二輸入端2分別耦接至一主端裝置(host device)H之第一輸出端O1與第二輸出端O2。輸出端3用於耦接至一外接式儲存裝置S。
電源端P耦接至第一輸入端1與第二輸入端2。當電源端P從第一輸入端1或第二輸入端2接收到電源時,連接模組10會被致動。例如,當連接模組10之第一輸入端1耦接至主端裝置H之第一輸出端O1及/或當第二輸入端2耦接至主端裝置H之第二輸出端O2時,電源端P藉由主端裝置H之第一輸出端O1及/或第二輸出端O2輸出之電源以致動連接模組10。
當連接模組10之輸出端3耦接至外接式儲存裝置S,且只有連接模組10之第一輸入端1耦接至主端裝置H之第一輸出端O1或只有連接模組10之第二輸入端2耦接至主端裝置H之第二輸出端O2時,連接模組10雖被致動但是並不會透過其輸出端3將電源輸出至外接式儲存裝置S。
當連接模組10之輸出端3耦接至外接式儲存裝置S,且當連接模組10之第一輸入端1與第二輸入端2皆分別耦接至主端裝置H之第一輸出端O1與第二輸出端O2時,連接模組10之輸出端3將主端裝置H之第一輸出端O1與第二輸出端O2提供之電源輸出至外接式儲存裝置S。換句話說,當連接模組10之第一輸入端1與第二輸入端2分別皆已對應耦接至主端裝置H之第一輸出端O1與第二輸出端O2時,連接模組10才會將電源從主端裝置H輸出至外接式儲存裝置S。
此外,連接模組10之第一輸入端1可從主端裝置H之第一輸出端O1接收資料與電源,而連接模組10之第二輸入端2可從主端裝置H之第二輸出端O2僅接收電源。當連接模組10之第一輸入端1與第二輸入端2分別已對應耦接至主端裝置H之第一輸出端O1與第二輸出端O2時,連接模組10將主端裝置H之第一輸出端O1與第二輸出端O2所提供之電源輸出至外接式儲存裝置S,並將僅從第一輸出端O1所接收之資料輸出至外接式儲存裝置S。
於本實施例中,連接模組10可包括一「AND」型邏輯閘。主端裝置H可以是桌上型或膝上型電腦(laptop)。主端裝置H之第一輸出端O1可以是任何可同時輸出資料與電源之介面,像是USB埠、IEEE 1394 6-pin埠、THUNDERBOLTTM埠、eSATA埠與顯示埠(DisplayPort)等。主端裝置H之第二輸出端O2可以是任何可輸出電源之介面,像是USB埠、IEEE 1394 6-pin埠、THUNDERBOLTTM埠與直流電源埠等。連接模組10之輸出端3可以是任何可同時輸出資料與電源之介面,像是USB埠、IEEE 1394 6-pin埠與THUNDERBOLTTM埠等。
既然當連接模組10之第一輸入端1與第二輸入端2分別已對應耦接至主端裝置H之第一輸出端O1與第二輸出端O2時,連接模組10才將電源輸出至外接式儲存裝置S,外接式儲存裝置S不是僅從第一輸出端O1或第二輸出端O2接收電源而已,而是同時從該兩個輸出端接收電源。依此方式,當連接模組10將電源輸出至外接式儲存裝置S時,可確保外接式儲存裝置S能接收到足夠的電源。
請注意,以上連接模組10之實施例僅是一範例,此領域之具有通常知識者則能根據實際需求做適當的變化,例如整合超過兩個輸入端至連接模組亦屬本發明之範疇。舉例來說,連接模組可包括三個輸入端、一電源端與一輸出端。當連接模組之至少兩個輸入端耦接至主端裝置之輸出端時,連接模組才將電源輸出至外接式儲存裝置。
請參閱圖二,其繪示根據本發明之第二實施例之連接模組20之示意圖,其與圖一之連接模組10相似,不同在於連接模組20進一步包括一第一二極體D1與一第二二極體D2。第一二極體D1耦接於連接模組20之第一輸入端1與電源端P之間。第二二極體D2耦接於連接模組20之第二輸入端2與電源端P之間。更具體而言,第一二極體D1與第二二極體D2之陰極耦接至連接模組20之電源端P,而第一二極體D1與第二二極體D2之陽極分別耦接至連接模組20之第一輸入端1與第二輸入端2。第一二極體D1與第二二極體D2之設置是要避免連接模組20之第一輸入端1與第二輸入端2對彼此形成短路,造成當僅有第一輸入端1或第二輸入端2耦接至主端裝置H時,連接模組20便將主端裝置H提供之電源輸出至外接式儲存裝置S。
請參閱圖三,其繪示根據本發明之第三實施例之連接模組30之示意圖,其與圖一之連接模組10相似,不同在於連接模組30進一步包括一邏輯運算子L,其包括第一輸入端a、第二輸入端b與輸出端c。第一輸入端a耦接至連接模組30之第一輸入端1,第二輸入端b耦接至連接模組30之第二輸入端2,輸出端c耦接至連接模組30之電源端P。
邏輯運算子L可使用一「OR」型邏輯閘。當連接模組30之第一輸入端1耦接至主端裝置H之第一輸出端O1,或是當連接模組30之第二輸入端2耦接至主端裝置H之第二輸出端O2時,邏輯運算子L之輸出端c因而輸出電源以致動連接模組30。依此方式,邏輯運算子L是要避免連接模組30之第一輸入端1與第二輸入端2對彼此形成短路。
請參閱圖四,其繪示根據本發明之第四實施例之一外接式儲存裝置40之示意圖,其包括一連接模組42與一儲存模組44。連接模組42包括一輸出端O與複數個輸入端,該些輸入端用於對應耦接至主端裝置H之複數個輸出端。於此實施例中,連接模組42包括兩個輸入端(i1,i2),用於對應耦接至主端裝置H之第一輸出端O1與第二輸出端O2。儲存模組44耦接至連接模組42之輸出端O。儲存模組44包括偵測器D、開關SW與儲存元件ST,儲存元件ST可包括但不限於硬碟、光碟或固態硬碟(SSD)。
偵測器D包括一輸入端與一輸出端,該輸入端耦接至連接模組42之輸出端O。偵測器D用於偵測連接模組42之輸入端(i1,i2)是否對應耦接至主端裝置H之輸出端,如是,則偵測器D從其本身之輸出端輸出一致能信號EN。
開關SW包括第一端x、第二端y與控制端Cr。第一端x耦接至連接模組42之輸出端O,第二端y耦接至儲存模組44之儲存元件ST,控制端Cr耦接至偵測器D之輸出端以接收致能信號EN。開關SW預設為關閉,即第一端x與第二端y沒有耦接。當控制端Cr接收到致能信號EN時,開關SW會被開啟,即第一端x與第二端y互相耦接。
當連接模組42之輸入端(i1,i2)對應耦接至主端裝置H之輸出端時,偵測器D輸出致能信號EN,接著開關SW會被開啟,讓儲存元件ST透過連接模組42從主端裝置H接收電源。如果僅有輸入端i1耦接至第一輸出端O1,或僅有輸入端i2耦接至第二輸出端O2,或輸入端(i1,i2)皆沒有對應耦接至第一輸出端O1與第二輸出端O2,偵測器D不會輸出致能信號EN,因此開關SW會被關閉,且儲存元件ST不會從主端裝置H接收到電源。依此方式,可確保儲存模組44之儲存元件ST能接收到足夠的電源。
於另一實施例中,如果連接模組42包括超過兩個輸入端,當有一預定數目之輸入端對應耦接至主端裝置H之輸出端時,則偵測器D輸出致能信號EN,而所需之該預定數目可根據不同種類之儲存元件ST而變化。如果連接模組42包括超過兩個輸入端,則所需之該預定數目至少為兩個。例如,假設連接模組42包括三個輸入端且儲存元件為一般的硬碟,偵測器D可被設定成當連接模組42之至少兩個輸入端對應耦接至主端裝置H之輸出端時,則輸出致能信號EN;或者,如果儲存元件為需要更多電源才可啟動之高速硬碟,偵測器D可被設定成當連接模組42之三個輸入端皆對應耦接至主端裝置H之輸出端時,則輸出致能信號EN。
偵測器D可根據從連接模組42之輸出端O接收之電流是否達到一預定閥值,藉以偵測連接模組42之輸入端是否對應耦接至主端裝置H之輸出端。因此,當連接模組42之至少兩個輸入端耦接至主端裝置H,則偵測器D輸出致能信號EN,接著開關SW會根據致能信號EN被開啟,讓儲存元件ST透過耦接至主端裝置H之連接模組42之至少兩個輸入端接收電源。
具體實施時,連接模組42可以是一Y型纜線,其相容於一或多個介面,像是USB、IEEE 1394、THUNDERBOLTTM、直流電源等。
請參閱圖五,其繪示根據本發明之第五實施例之一連接模組50之示意圖,其包括輸出端O、電源端P與複數個輸入端,像是輸入端(i1、i2)用於對應耦接至主端裝置H之第一輸出端O1與第二輸出端O2。輸出端O用於耦接至外接式儲存裝置S,電源端P耦接至輸入端(i1、i2)。當電源端P從輸入端(i1、i2)之中任一接收到電源時,連接模組50可被致動。連接模組50更包括偵測器D與開關SW,偵測器D包括兩個輸入端與一輸出端,偵測器D之輸入端與輸入端(i1、i2)分別耦接。
偵測器D用於偵測輸入端(i1、i2)是否對應耦接至主端裝置H之輸出端。例如,當輸入端i1耦接至第一輸出端O1時,耦接至輸入端i1之偵測器D輸入端接收到一邏輯高位信號,接著偵測器D判定輸入端i1耦接至主端裝置H。當偵測器D判定輸入端(i1、i2)皆耦接至主端裝置H時,偵測器D從其本身之輸出端輸出致能信號EN。
開關SW包括第一端x、第二端y與控制端Cr。第一端x耦接至連接模組50之輸入端(i1、i2),第二端y耦接至連接模組50之輸出端O,控制端Cr耦接至偵測器D之輸出端以接收致能信號EN,且開關SW預設為關閉。當控制端Cr接收到致能信號EN時,開關SW會被開啟(即第一端x與第二端y互相耦接),用以將連接模組50之輸入端(i1、i2)從主端裝置H之輸出端(O1、O2)所接收到之電源,藉由輸出端O輸出至外接式儲存裝置S。
換句話說,當連接模組50輸出源於主端裝置H之電源至外接式儲存裝置S時,輸出之電流量可確保足夠以確實地啟動外接式儲存裝置S,因為當連接模組50之輸入端(i1、i2)對應耦接至主端裝置H之輸出端時,連接模組50才會輸出電源。
於另一實施例中,連接模組50可包括超過兩個輸入端,而偵測器D可包括對應數目之輸入端以分別對應耦接至連接模組50之輸入端。既然連接模組50包括超過兩個輸入端,要確保外接式儲存裝置S接收到足夠的電源,則讓所有的輸入端皆耦接至主端裝置H可能不是必要的。亦即,當連接模組50之輸入端當中有預定數目耦接至主端裝置H時,則偵測器D就可輸出致能信號EN,其中該預定數目包括至少兩個。例如,假設連接模組50包括三個輸入端,當至少兩個輸入端對應耦接至主端裝置H之輸出端時,則偵測器D可被設定為就輸出致能信號EN。
請參閱圖六,其繪示根據本發明之第六實施例之耦接一主端裝置之輸出端至一外接式儲存裝置之方法流程圖60,包含以下步驟:步驟62:提供一連接模組,包括複數個輸入端與一輸出端,該複數個輸入端用於耦接至主端裝置,該輸出端用於耦接至外接式儲存裝置;步驟64:將連接模組分別與主端裝置和外接式儲存裝置耦接;步驟66:偵測連接模組之該複數個輸入端之中是否有複數個預定數目之輸入端已對應耦接至主端裝置;以及步驟68:當偵測到該複數個預定數目之輸入端已對應耦接至主端裝置時,則將主端裝置提供之電源透過連接模組輸出至外接式儲存裝置。
於步驟64中,當偵測到連接模組之該複數個輸入端之中至少有一個輸入端已耦接至主端裝置時,則可藉由主端裝置提供之電源致動連接模組。於步驟68中,該預定數目之輸入端包括至少兩個輸入端。
綜上所述,當連接模組兩端分別與主端裝置和外接式儲存裝置耦接時,且當連接模組本身沒有至少兩個輸入端耦接至主端裝置時,連接模組就不會將主端裝置提供之電源輸出至外接式儲存裝置,藉此避免因為供應之電源不足而損害外接式儲存裝置或影響外接式儲存裝置之讀寫動作。
雖然本發明已以較佳實施例揭露如上,然其並非用以限定本發明,任何熟習此技藝者,在不脫離本發明之精神和範圍內,當可作些許之更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
1,a‧‧‧第一輸入端
2,b‧‧‧第二輸入端
3,c‧‧‧輸出端
i1,i2‧‧‧輸入端
x‧‧‧第一端
y‧‧‧第二端
Cr‧‧‧控制端
D‧‧‧偵測器
D1‧‧‧第一二極體
D2‧‧‧第二二極體
EN‧‧‧致能信號
ST‧‧‧儲存元件
SW‧‧‧開關
L‧‧‧邏輯運算子
H
O‧‧‧輸出端
O1‧‧‧第一輸出端
O2‧‧‧第二輸出端
P‧‧‧電源端
S‧‧‧外接式儲存裝置
10,20,30,42,50‧‧‧連接模組
40‧‧‧外接式儲存裝置
44‧‧‧儲存模組
60‧‧‧流程圖
62~68‧‧‧步驟
圖一繪示根據本發明之第一實施例之連接模組之示意圖。
圖二繪示根據本發明之第二實施例之連接模組之示意圖。
圖三繪示根據本發明之第三實施例之連接模組之示意圖。
圖四繪示根據本發明之第四實施例之外接式儲存裝置之示意圖。
圖五繪示根據本發明之第五實施例之連接模組之示意圖。
圖六繪示根據本發明之第六實施例之耦接一主端裝置之輸出端至一外接式儲存裝置之方法流程圖。
1‧‧‧第一輸入端
2‧‧‧第二輸入端
3‧‧‧輸出端
P‧‧‧電源端
H‧‧‧主端裝置
S‧‧‧外接式儲存裝置
O1‧‧‧第一輸出端
O2‧‧‧第二輸出端
10‧‧‧連接模組
权利要求:
Claims (13)
[1] 一種連接模組,用於耦接一主端裝置之輸出端至一外接式儲存裝置,該連接模組包括:一第一輸入端,用於耦接至該主端裝置之一第一輸出端;一第二輸入端,用於耦接至該主端裝置之一第二輸出端;一電源端,用於致動該連接模組;以及一輸出端,用於耦接至該外接式儲存裝置;其中當該第一輸入端與該第二輸入端分別耦接至該主端裝置之該第一輸出端與該第二輸出端,且當該輸出端耦接至該外接式儲存裝置時,該輸出端將該主端裝置提供之電源輸出至該外接式儲存裝置。
[2] 如申請專利範圍第1項所述之連接模組,其中當該電源端耦接至該第一輸入端與該第二輸入端,且當該第一輸入端耦接至該主端裝置之該第一輸出端及/或當該第二輸入端耦接至該主端裝置之該第二輸出端時,該電源端藉由該主端裝置之該第一輸出端及/或該第二輸出端輸出之電源以致動該連接模組。
[3] 如申請專利範圍第2項所述之連接模組,更包括:一第一二極體,耦接於該第一輸入端與該電源端之間;以及一第二二極體,耦接於該第二輸入端與該電源端之間。
[4] 如申請專利範圍第1項所述之連接模組,更包括:一邏輯運算子,包括:一第一輸入端,耦接至該連接模組之該第一輸入端;一第二輸入端,耦接至該連接模組之該第二輸入端;以及一輸出端,耦接至該連接模組之該電源端;其中當該連接模組之該第一輸入端耦接至該主端裝置之該第一輸出端及/或當該連接模組之該第二輸入端耦接至該主端裝置之該第二輸出端時,該邏輯運算子致動該連接模組。
[5] 如申請專利範圍第1項所述之連接模組,更包括:一偵測器,包括:一第一輸入端,耦接至該連接模組之該第一輸入端;一第二輸入端,耦接至該連接模組之該第二輸入端;以及一輸出端,當該連接模組之該第一輸入端與該第二輸入端分別和該主端裝置之該第一輸出端與該第二輸出端耦接時,該偵測器之該輸出端輸出一致能信號;以及一開關,包括:一第一端,耦接至該連接模組之該第一輸入端與該第二輸入端;一第二端,耦接至該連接模組之該輸出端;以及一控制端,耦接至該偵測器之該輸出端,用於接收該致能信號;其中當該開關之該控制端接收到該致能信號時,該開關之該第一端與該第二端互相耦接。
[6] 如申請專利範圍第1項所述之連接模組,其中該連接模組之該第一輸入端用於從該主端裝置之該第一輸出端接收資料與電源,該連接模組之該第二輸入端用於從該主端裝置之該第二輸出端接收電源,該連接模組之該輸出端用於將該主端裝置之該第一輸出端與該第二輸出端所提供之電源輸出至該外接式儲存裝置,並將該第一輸出端所接收之資料輸出至該外接式儲存裝置。
[7] 一種外接式儲存裝置,包括:一連接模組,包括一輸出端與複數個輸入端,該複數個輸入端用於對應耦接至一主端裝置之複數個輸出端;以及一儲存模組,耦接至該連接模組之該輸出端並包括複數個儲存元件,當該複數個輸入端之中至少兩個對應耦接至該主端裝置時,該複數個儲存元件透過該連接模組從該主端裝置接收電源。
[8] 如申請專利範圍第7項所述之裝置,其中該儲存模組更包括:一偵測器,用於偵測該連接模組之該複數個輸入端是否對應耦接至該主端裝置之該複數個輸出端,該偵測器包括:一輸入端,耦接至該連接模組之該輸出端;以及一輸出端,當該連接模組之該複數個輸入端對應耦接至該主端裝置之該複數個輸出端時,該輸出端輸出一致能信號;以及一開關,包括:一第一端,耦接至該連接模組之該輸出端;一第二端,耦接至該儲存模組之該複數個儲存元件;以及一控制端,耦接至該偵測器之該輸出端以接收該致能信號;其中當該開關之該控制端接收到該致能信號時,該開關之該第一端與該第二端互相耦接。
[9] 如申請專利範圍第7項所述之裝置,其中該連接模組係包括兩個輸入端之一Y型纜線。
[10] 如申請專利範圍第7項所述之裝置,其中該儲存元件包括一硬碟。
[11] 一種耦接一主端裝置至一外接式儲存裝置之方法,包括:提供一連接模組,其包括複數個輸入端與一輸出端,該複數個輸入端用於耦接至該主端裝置,該輸出端用於耦接至該外接式儲存裝置;將該連接模組分別與該主端裝置和該外接式儲存裝置耦接;偵測該連接模組之該複數個輸入端之中是否有複數個預定數目之輸入端已對應耦接至該主端裝置;以及當偵測到該複數個預定數目之輸入端已對應耦接至該主端裝置時,則將該主端裝置提供之電源透過該連接模組輸出至該外接式儲存裝置。
[12] 如申請專利範圍第11項所述之方法,其中當偵測到該連接模組之該複數個輸入端之中至少有一個輸入端已耦接至該主端裝置時,則藉由該主端裝置提供之電源致動該連接模組。
[13] 如申請專利範圍第11項所述之方法,其中該複數個預定數目之輸入端包括至少兩個輸入端。
类似技术:
公开号 | 公开日 | 专利标题
TWI721027B|2021-03-11|用以提供在閒置狀態中之電力的方法與設備
TWI494863B|2015-08-01|雙介面讀卡機模塊
US7904672B2|2011-03-08|System and method for providing data redundancy after reducing memory writes
CN105954644B|2020-02-07|一种USB Type-C接口公头智能检测和保护电路
US8904217B2|2014-12-02|System and method for managing power consumption in a computer device
TWI451235B|2014-09-01|連接模組用於耦接主端裝置之輸出端至外接式儲存裝置及其耦接方法
TWM256012U|2005-01-21|USB connector with card detector
TWI484338B|2015-05-11|單針腳埠電力控制
WO2019199611A1|2019-10-17|Overcurrent protection for universal serial bus type-c | connector systems
US20200341530A1|2020-10-29|Usb type-c power delivery management
CN104809088A|2015-07-29|连接装置及其控制芯片与控制方法
US10509454B2|2019-12-17|Power companion status
TWI606667B|2017-11-21|使用序列介面充電技術的設備、系統與電腦執行方法
US20140108829A1|2014-04-17|External storage device and driving method thereof
CN201425723Y|2010-03-17|双硬盘电源线路的切换开关
TWI407442B|2013-09-01|儲存裝置之低階格式化的生產工具
US9535472B1|2017-01-03|Redundant power backplane for NAS storage device
KR101237424B1|2013-02-26|전류제한이 없는 유에스비 커넥터가 장착된 컴퓨터
CN107153456A|2017-09-12|Otg连接控制方法、otg连接控制装置及电子设备
WO2018035810A1|2018-03-01|一种读卡器
TWI413905B|2013-11-01|通用序列匯流排埠測試裝置
CN107247677A|2017-10-13|一种转换装置和电子设备
CN202632270U|2012-12-26|基于usb3.0的硬盘数据读取设备
TWI754183B|2022-02-01|硬碟背板管理裝置
TWI634428B|2018-09-01|集線裝置
同族专利:
公开号 | 公开日
US20130024702A1|2013-01-24|
TWI451235B|2014-09-01|
引用文献:
公开号 | 申请日 | 公开日 | 申请人 | 专利标题
US5745795A|1994-12-08|1998-04-28|Dell Usa, L.P.|SCSI connector and Y cable configuration which selectively provides single or dual SCSI channels on a single standard SCSI connector|
JP4125277B2|2004-09-22|2008-07-30|キヤノン株式会社|画像形成装置及びデータ消去方法|
TWM318147U|2007-01-10|2007-09-01|Cheng Uei Prec Ind Co Ltd|A switch control circuit for external hard disk|
JP5152785B2|2008-01-28|2013-02-27|ソニーオプティアーク株式会社|周辺機器、周辺機器の動作方法、電子機器システム|
TWM374209U|2009-09-29|2010-02-11|Magic View Technology Co Ltd|USB hub improvement|
TW201126332A|2010-01-26|2011-08-01|Transcend Information Inc|External device having low power detection and protection and method thereof|
JP2012008716A|2010-06-23|2012-01-12|Sony Corp|電源供給回路、電源供給方法、および信号処理装置|
US9092207B2|2010-07-09|2015-07-28|Seagate Technology Llc|Circuit for supplementing electrical current to a peripheral device|
US8504853B2|2011-05-18|2013-08-06|Nokia Corporation|Method, apparatus, and computer program product for cable detection and power negotiation|JP2012080698A|2010-10-04|2012-04-19|Rohm Co Ltd|電源装置|
US20130290742A1|2012-04-25|2013-10-31|Kuang Feng Lin|Driving system and method for a portable 3.5 inch external hard disk without using an external power|
US20140201544A1|2013-01-14|2014-07-17|Chen Hsi TAI|External storage device and driving method thereof|
TW201416865A|2012-10-17|2014-05-01|Chen-Hsi Tai|外接式儲存裝置及其驅動方法|
法律状态:
2021-06-01| MM4A| Annulment or lapse of patent due to non-payment of fees|
优先权:
申请号 | 申请日 | 专利标题
US13/186,485|US20130024702A1|2011-07-20|2011-07-20|Connecting module for coupling output ends of a host device to an external storage device and method thereof|
[返回顶部]